品牌
其他厂商性质
上海所在地
XILINX-ZYNQ7000-SOC学习板
面议STC IAP15W 8051 MCU学习板
面议ETL3-EG4S20 ANLOGIC SALEAGLE FPGA入门级学习板
面议ETL3-10CL006 INTEL CYCLONE-10 FPGA入门级学习板
面议ETL3-7A35T XILINX ARTIX-7 FPGA入门级学习板
面议XILINX ARTIX-7 7A100T FPGA 学习板
面议ST STM32F103 Cortex-M3 ARM学习板
面议XILINX 3S500E SPARTAN-3E FPGA学习板
面议ALTERA 2C5 CYCLONE-II FPGA学习板
面议STC IAP15W 8051 MCU实验箱
面议ST STM32F103 Cortex-M3 ARM实验箱
面议Altera 2C5 CYCLONE-II FPGA实验箱
面议 译码时,外部的逻辑电路将4148个编码比特(有的比特可能发生了误码)顺序地送入到译码器进行译码处理。BCH(4148,4096,9)译码器可以纠正4个错误比特,不管错误是发生在信息比特位置还是发生在校验比特位置。当错误比特超过了4个后,译码器只是指示出来有误码,不进行纠正。
BCH(4148,4096,9)译码器的实现原理如下图所示:
BCH(4148,4096,9)码,是GF(213)上BCH(819l,8139)码的缩短码,通过52个校验比特可以纠4 比特的差错(t=4)。本原多项式采用p(x)=x13+x4+x3+x+1。
基于Verilog的BCH(4148, 4096, 9)译码器时序图