起订量:
赛思 时钟缓冲器芯片 10路差分buffer
中级会员第3年
生产厂家浙江赛思电子科技有限公司成立于2013年,注册资金2.15亿人民币,总部位于浙江嘉兴科技城,全球研创总部位于北京中关村科幻产业创新中心,另设有西安、成都、武汉、深圳研发分部。总部占地面积20多亩,拥有近2万平的研发办公场所和近300的员工人数。
浙江赛思电子科技有限公司是工信部国家新兴产业创业投资引导基金、北京集成电路芯片基金、中国联通等国资背景基金重点投资的、科技部重点扶持的、多个省市政府重点投资引进的pre-IPO硬科技企业、国家企业、g家级专精特新“小巨人”企业。
公司核心团队出自全球时钟技术公司,拥有国内时频行业技术;自有FPGA守时和授时算法,可提升时钟守时和授时能力;自研TDC技术,可提升PTP打戳精度;
采用kalman滤波算法和智能参数匹配和PI控制,可实现高精度驯服控制;具有硬件设计与软件深度定制开发能力,可提供定制化解决方案;所有时频关键技术都有自研能力,无需外协功能模块,可快速定位和解决产品问题;具有时频大型组网和管理能力,可以为社会各行各业的系统精准运行做到保障传输、降低延时与通信加密的护航作用。
时钟缓冲器芯片 10路差分buffer是一款3GHz、10路差分扇出缓冲器,用于高频、低抖动时钟/数据分配和电平转换。可从两个差分输入或一个晶体输入中选择输入时钟。所选择的输入时钟被分配到两组输出,每组输出包含5个差分输出,另外还有1个带Sync同步功能的LVCMOS 输出。
典型应用场景:
· ADC、DAC、XAUI、SATA/SAS、SONET/SDH、CPRI、光纤通道、多千兆以太网、高频背板的时钟分配和电平转换
· 交换机、路由器、线路接口卡、定时卡
· 服务器、计算、PCI Express(PCle3.0,4.0)
· 射频拉远单元和基站单元
浙江赛思电子科技有限公司成立于2013年,注册资金2.15亿人民币,总部位于浙江嘉兴科技城,全球研创总部位于北京中关村科幻产业创新中心,另设有西安、成都、武汉、深圳研发分部。总部占地面积20多亩,拥有近2万平的研发办公场所。
浙江赛思电子科技有限公司是工信部国家新兴产业创业投资引导基金、北京集成电路芯片基金、中国联通等国资背景基金重点投资的、科技部重点扶持的、多个省市政府重点投资引进的pre-IPO硬科技企业、国家企业、专精特新“小巨人”企业。
公司核心团队出自全球时钟技术公司,拥有国内时频行业技术;自有FPGA守时和授时算法,可提升时钟守时和授时能力;自研TDC技术,可提升PTP打戳精度;
采用kalman滤波算法和智能参数匹配和PI控制,可实现高精度驯服控制;具有硬件设计与软件深度定制开发能力,可提供定制化解决方案;所有时频关键技术都有自研能力,无需外协功能模块,可快速定位和解决产品问题;具有时频大型组网和管理能力,可以为社会各行各业的系统精准运行做到保障传输、降低延时与通信加密的护航作用。