赛思 高精度时钟同步芯片
中级会员第3年
生产厂家浙江赛思电子科技有限公司成立于2013年,注册资金2.15亿人民币,总部位于浙江嘉兴科技城,全球研创总部位于北京中关村科幻产业创新中心,另设有西安、成都、武汉、深圳研发分部。总部占地面积20多亩,拥有近2万平的研发办公场所和近300的员工人数。
浙江赛思电子科技有限公司是工信部国家新兴产业创业投资引导基金、北京集成电路芯片基金、中国联通等国资背景基金重点投资的、科技部重点扶持的、多个省市政府重点投资引进的pre-IPO硬科技企业、国家企业、g家级专精特新“小巨人”企业。
公司核心团队出自全球时钟技术公司,拥有国内时频行业技术;自有FPGA守时和授时算法,可提升时钟守时和授时能力;自研TDC技术,可提升PTP打戳精度;
采用kalman滤波算法和智能参数匹配和PI控制,可实现高精度驯服控制;具有硬件设计与软件深度定制开发能力,可提供定制化解决方案;所有时频关键技术都有自研能力,无需外协功能模块,可快速定位和解决产品问题;具有时频大型组网和管理能力,可以为社会各行各业的系统精准运行做到保障传输、降低延时与通信加密的护航作用。
高精度时钟同步芯片高精度时钟芯片典型应用场景:
·核心网路由器、交换机
·同步以太网设备
·电信级边界时钟(T-BCS)和从时钟设备(TimeSlave)
·高速以太网端口设备
·时钟时间源设备BITS、时间服务器
·4G、5G基站设备
·电力通信系统
高精度时钟同步芯片高精度时钟芯片主要特性:
·内部集成两套高性能的系统时钟环路,产生系统需要的两套不同题率的系统时钟,输出25M100M125M156.25M或者19.44M、38.88M、77.76M、155.52M或30.72M6144M 12288M 153.6M等
·配有一套产生外时钟跟踪产生的时钟环路,输出2.048MHz或1.544MHz时钟
·支持系统时钟同步功能,时钟源可以选择12个时钟源
·有8个独立的输入时钟端口,其中6个支持LVCMOS电平,2个支持LVPECL差分电平
·系统时钟环路符合通信相关时钟标准,G811G812 G813 G8262 G8264G8265等
·系统时钟环路带宽可配置为0.1uHz~20KHz,满足不同应用场景的需求
·支持高性能时钟输出功能,需要跟踪时钟源
·输出时钟抖动小于200fs(litterrms在12K~20M范围)
·芯片输出高性能时钟支持8路美分LVPECL电平或16路LVCMOS电平
·差分输出摆幅为600mv
·输入时钟频率范围从1Hz到100MHz:输出时钟频率范围从1MHz~500MHz。
·支持时间同步功能,时间源可以是外部时间接口,IEEE1588V2等
·时间同步跟踪符合通信相关时间标G.8271G.8272G8273G8274G8271827215881PPS+Tod和B码模式
·时间输入接口有1PPS+TOD格式4个端口,同时也可以是B码输入的4个接口
·2个支持IEEE1588协议的GE光口
·芯片内部集成IEEE1588协议处理引擎,实现协议报文的识别解析和生成封装
·输入时间误差测量精度达到30ps的分辨率,输出误差补偿的精度也是30ps步进
·支持主备倒换无缝切换,时钟主备相位差优于1ns
·时钟源丢失能平滑切换到有效时钟源,正常源间切换能保持平滑
·时间输入输出能实现补偿
·支持北斗GPS信号输入,实现时钟时间授时功能,授时精度优于正负15ns
·外部提供两个恒温晶振、温补晶振输入接口;频率范围10MHz~150MHz
·支持11491JTAG扫描链
·配置管理接口采用CPU并行LocalBus或者串行的从模式SPI接口
·芯片采用3.3V和12V电源供电
·芯片封装尺寸是13mm*13mm,FC-BGA封装,球间距是0.8mm
时间输入接口 | 1PPS+TOD格式4个端口,同时也可以是B码输入的4个接口 |
输出频率 | 25M100M125M156.25M或者19.44M、38.88M、77.76M、155.52M |
输出时钟 | 2.048MHz或1.544MHz时钟 |
时钟源 | 可以选择12个时钟源 |
输入时钟端口 | 有8个独立的输入时钟端口,其中6个支持LVCMOS电平,2个支持LVPECL差分电平 |
输出时钟抖动 | <200fs?(litterrms在12K~20M范围) |
差分输出摆幅 | 600mv |
输出高性能时钟 | 支持8路差分LVPECL电平或16路LVCMOS电平 |